MARC状态:审校 文献类型:中文图书 浏览次数:7
- 题名/责任者:
- 芯片设计——CMOS模拟集成电路版图设计与验证:基于Cadence IC 617/陈铖颖, 范军, 尹飞飞编著
- 出版发行项:
- 北京:机械工业出版社,2021.7
- ISBN及定价:
- 978-7-111-68022-2/CNY99.00
- 载体形态项:
- 345页:图;24cm
- 其它题名:
- 基于Cadence IC 617
- 丛编项:
- 半导体与集成电路关键技术丛书
- 丛编项:
- 微电子与集成电路先进技术丛书
- 个人责任者:
- 陈铖颖 编著
- 个人责任者:
- 范军 编著
- 个人责任者:
- 尹飞飞 编著
- 学科主题:
- 芯片-设计
- 中图法分类号:
- TN402
- 中图法分类号:
- TN4
- 书目附注:
- 有书目 (第345页)
- 提要文摘附注:
- 本书主要依托CadenceIC617版图设计工具与MentorCalibre版图验证工具,在介绍新型CMOS器件和版图基本原理的基础上,结合版图设计实践,采取循序渐进的方式,讨论使用CadenceIC617与MentorCalibre进行CMOS模拟集成电路版图设计、验证的基础知识和方法,内容涵盖了纳米级CMOS器件,CMOS模拟集成电路版图基础,CadenceIC617与MentorCalibre的基本概况、操作界面和使用方法,CMOS模拟集成电路从设计到导出数据进行流片的完整流程。同时分章节介绍了利用CadenceIC617版图设计工具进行运算放大器、带隙基准源、低压差线性稳压器等基本模拟电路版图设计的基本方法。最后对MentorCalibre在LVS验证中典型的错误案例进行了解析。
- 使用对象附注:
- 进行CMOS模拟集成电路学习的在校高年级本科生、硕士生和博士生,从事集成电路版图设计与验证的工程师
全部MARC细节信息>>
索书号 | 条码号 | 年卷期 | 校区—馆藏地 | 书刊状态 | 还书位置 |
TN4/49 | 5200047713 | 总馆—产企信息服务中心 | 可借 | 产企信息服务中心 | |
TN4/49 | 5200047714 | 总馆—产企信息服务中心 | 可借 | 产企信息服务中心 | |
TN4/49 | 5200068721 | 总馆—产企信息服务中心 | 可借 | 产企信息服务中心 |
显示全部馆藏信息