机读格式显示(MARC)
- 000 01198nam0 2200301 450
- 010 __ |a 978-7-5124-3579-7 |d CNY59.90
- 049 __ |a O210201XHS |b UCS01010835986 |c 010835986
- 100 __ |a 20220111d2021 em y0chiy50 ea
- 200 1_ |a 集成电路系统设计 |9 ji cheng dian lu xi tong she ji |b 专著 |f 李洪革编著
- 210 __ |a 北京 |c 北京航空航天大学出版社 |d 2021
- 215 __ |a 311页 |c 图 |d 26cm
- 330 __ |a 本书从硬件描述语言Verilog HDL入手,重点阐述高性能数字集成电路的电路结构、性能优化、计算电路、控制逻辑、功耗分析以及人工智能芯片等系统结构设计等内容。全书共分10章,主要包含集成电路系统设计的介绍、Verilog语言基础、电路逻辑优化、运算单元结构、数字信号计算、状态机与数据路径、时序与同异步、低功耗设计、可重构设计以及数字集成电路系统设计实例。
- 606 0_ |a 集成电路 |x 电路设计 |x 高等学校 |j 教材
- 701 _0 |a 李洪革 |9 li hong ge |c (电子) |4 编著
- 801 _2 |a CN |b OLCC |c 20220315
- 801 _2 |a CN |b O210201XHS |c 20220112
- 801 _0 |a CN |b DLXH |c 20220111
- 905 __ |a JBXQLIB |d TN4/101