MARC状态:审校 文献类型:中文图书 浏览次数:12
- 题名/责任者:
- 高性能超标量CPU/李东声 ... [等] 编著
- 出版发行项:
- 北京:机械工业出版社,2023.3
- ISBN及定价:
- 978-7-111-72460-5/CNY119.00
- 载体形态项:
- 252页:图;24cm
- 丛编项:
- “芯”科技前沿技术丛书
- 个人责任者:
- 李东声 编著
- 个人责任者:
- 任子木 编著
- 个人责任者:
- 孙小明 编著
- 学科主题:
- 微处理器-设计
- 中图法分类号:
- TP332
- 中图法分类号:
- TP33
- 题名责任附注:
- 题名页其余编著者:任子木, 孙小明, 李鹏
- 书目附注:
- 有书目 (第251-252页)
- 提要文摘附注:
- 本书基于当前主流的高性能CPU设计规格,从宏观到微观介绍了高性能超标量CPU微架构的设计,并做了对应的分析。主要内容包括:业界主流高性能处理器架构及超标量流水线背景知识(第1章);CPU前端,包括指令提取单元、分支预测单元、指令译码单元的设计和优化,以及指令缓存的相关设计(第2、3章),分支预测单元的原理,设计和优化;寄存器重命名与发射队列的原理和设计(第4、5章);执行单元与浮点运算单元的设计实现(第6、7章);访存单元与数据缓存设计(第8章);重排序缓冲的原理及设计(第9章);Intel P6 CPU微架构设计示例(第10章)。微架构设计对应于指令的生命周期,为读者提供直观和清晰的视角,便于读者对高性能CPU设计深入理解。本书的写作团队具有丰富的高性能CPU微架构设计经验,交付产品涵盖ARM、x86、RISC-V等主流架构,每个章节对应的作者均是产品中各单元的设计负责人。
- 使用对象附注:
- 本书可作为从事高性能CPU相关研发工作的专业人员的参考书,或用作高等院校计算机及集成电路相关专业研究生和高年级本科生教材,也可供对CPU设计感兴趣的自学者阅读。
全部MARC细节信息>>
索书号 | 条码号 | 年卷期 | 校区—馆藏地 | 书刊状态 | 还书位置 |
TP33/62 | 5200045831 | 总馆—产企信息服务中心 | 可借 | 产企信息服务中心 | |
TP33/62 | 5200045832 | 总馆—产企信息服务中心 | 借出-应还日期:2025-01-01 | 一卡通中心 |
显示全部馆藏信息